按照一般基站BBU的軟件設(shè)計(jì),物理層協(xié)議棧運(yùn)行于DSP上,MAC及以上協(xié)議棧運(yùn)行于CPU之上,因此對于B4860這樣的芯片整體軟件架構(gòu)如下圖所示。每兩個(gè)DSP核為一組,負(fù)責(zé)一個(gè)小區(qū),每個(gè)核分別處理上行和下行數(shù)據(jù),共六個(gè)DSP核因此對應(yīng)三個(gè)LTE小區(qū),可提供實(shí)時(shí)的調(diào)度性能以滿足物理層對實(shí)時(shí)性的需要,同時(shí)基于共享內(nèi)存池的LINX交互模塊提供DSP與DSP,CPU與DSP間的高效無縫通信。CPU核上的MAC層及高層協(xié)議棧中對性能敏感的部分,運(yùn)行于Enea OSE的應(yīng)用提供實(shí)時(shí)的性能的保證,使之符合LTE的1ms限制的調(diào)度要求。對于實(shí)時(shí)性要求不高的部分,可直接運(yùn)行于MCP上的Enea Linux之上,例如運(yùn)維等部分。本套軟件方案已應(yīng)用于此客戶的量產(chǎn)型基站產(chǎn)品中。